在PCB板的設計當中,可以通過(guò)分層、恰當的布局布線(xiàn)和安裝實(shí)現PCB的抗ESD設計。通過(guò)調整PCB布局布線(xiàn),能夠很好地防范ESD。*盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線(xiàn)-地線(xiàn)間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的1/10到1/100。對于頂層和底層表面都有元器件、具有很短連接線(xiàn)。
來(lái)自人體、環(huán)境甚至電子設備內部的靜電對于精密的半導體芯片會(huì )造成各種損傷,例如穿透元器件內部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發(fā)器鎖死;短路反偏的PN結;短路正向偏置的PN結;熔化有源器件內部的焊接線(xiàn)或鋁線(xiàn)。為了消除靜電釋放(ESD)對電子設備的干擾和破壞,需要采取多種技術(shù)手段進(jìn)行防范。
在PCB板的設計當中,可以通過(guò)分層、恰當的布局布線(xiàn)和安裝實(shí)現PCB的抗ESD設計。在設計過(guò)程中,通過(guò)預測可以將絕大多數設計修改僅限于增減元器件。通過(guò)調整PCB布局布線(xiàn),能夠很好地防范ESD。以下是一些常見(jiàn)的防范措施。
*盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線(xiàn)-地線(xiàn)間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的1/10到1/100。盡量地將每一個(gè)信號層都緊靠一個(gè)電源層或地線(xiàn)層。對于頂層和底層表面都有元器件、具有很短連接線(xiàn)以及許多填充地的高密度PCB,可以考慮使用內層線(xiàn)。
*對于雙面PCB來(lái)說(shuō),要采用緊密交織的電源和地柵格。電源線(xiàn)緊靠地線(xiàn),在垂直和水平線(xiàn)或填充區之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應小于13mm。
*確保每一個(gè)電路盡可能緊湊。
*盡可能將所有連接器都放在一邊。
*如果可能,將電源線(xiàn)從卡的中央引入,并遠離容易直接遭受ESD影響的區域。
掃碼關(guān)注官微
掃碼關(guān)注官方抖音